用户中心

资讯 > 自动化软件

EPM570在视频采集中的设计与应用

作者:周韵2007.06.12阅读 2934

  1 引言

  经济的发展促使着人们不断地提高安防意识,当传统的本地模拟监控方式逐渐不能满足某些行业大范围、远距离监控的需求,如银行跨地区联网监控时,通过网络将图像进行远程传输的集中监控方式应运而生。

  基于网络的嵌入视频监控系统按照功能可划分为视频采集、视频压缩、视频传输三个模块。随着嵌入式处理器性能的不断提高,基于软件的压缩技术逐渐取代了基于专用视频压缩芯片的硬件压缩技术控制工程网版权所有,成为了嵌入式视频监控系统的发展主流。由于基于软压缩的系统中视频数据的采集工作应尽可能少地占用处理器时间,使得处理器能将更多时间投入视频压缩算法,提高系统性能,因此视频数据采集模块效率高低、采集到的图像分辨率大小将直接关系到整个视频监控系统的效果与性能。

  2 视频采集结构

  2.1 模数转换

  为了获得更好的通用性,本系统选取CVBS(复合电视广播信号)或者S-Video(亮色分离信号)作为视频源输入,采用性价比较高的Philips SAA7113作为视频ADC。SAA7113具有4路模拟信号输入,输出8位数字信号VP0~VP7;输出两路参考信号RTS0~RTS1,通过FC总线设置内部寄存

器可分别配置成水平参考信号(HREF)、垂直参考信号(VREF)或者奇偶场同步信号,需要指出的是SAA7113输出的数字信号是以27 MHz的LLC时钟为同步信号,即每个LLC周期内有1个字节输出(下降沿有效)。我国采用的是50 Hz PAL电视信号,每秒25帧图像,每帧625行,其中576行有效(当VREF为高电平时),每行864个像素,其中720个像素有效(当HREF为高电平时),即每帧图像的实际分辨率为720×576。SAA7113按奇偶场输出,每场288有效行,每行720有效像素,视频格式按照YUV4:2:2,即每行1 440 Byte,每场405 KB,每帧810 KB。

  2.2 视频缓存

  由于视频数据不断地输出,如果让处理器不间断地读取数据是不现实的,必须要有适当的缓存使得处理器经过一段时间后读取缓存内的数据。SAA7113是以场为单位输出视频数据的,因此最合适的缓存大小为1场即405 KB。参考乒乓切换的思想www.cechina.cn,给出详细的缓存设计结构。

  如图1所示,整个缓存结构由切换控制电路和两块8 bit 512 KB SRAM组成。奇数场时,切换控制电路将SAA7113输出的视频数据写入奇场SRAM,同时处理器将取出缓存在偶场SARM中的偶场数据;偶数场时,将SAA7113输出的视频数据写入偶场SRAM,同时处理器将取出缓存在奇场SRAM数据。切换控制电路可由标准逻辑构成,也可由CPLD或者FPGA编程实现,考虑到时序控制及成本问题,使用CPLD实现切换电路为最佳方案。

EPM570在视频采集中的设计与应用如图


  3 MAX II系列器件

  Altera推出的MAX II器件系列基于突破性的新型CPLD架构,是目前业界成本最低的CPLD。MAX II器件还将成本和功耗优势引入了高密度领域CONTROL ENGINEERING China版权所有,使设计者可以采用MAX II器件替代高成本或高功耗的ASSP和标准逻辑器件。

  3.1 MAX II器件优点

  MAX II系列器件主要有以下优点:

  成本优化的架构。四倍的密度,一半的价格(和上一代MAX器件相比)。以最小化裸片面积为目标的架构,业界单个I/O引脚成本最低;

  低功耗。十分之一的功耗(和3.3 V MAX器件相比)。1.8 V内核电压以减小功耗控制工程网版权所有,提高可靠性。

  支持内部时钟频率高达300 MHz:两倍的性能(和3.3 V MAX器件相比);

  内置用户非易失性Flash存储器。通过取代分立式非易失性存储器件减少元件数;

  实时在系统可编程能力(ISP)。器件在工作状态时能够下载第二个设计,降低远程现场升级的成本;

  片内电压调整器支持3.3 V、2.5 V或1.8 V电源输入。减少电源电压种类,简化单板设计;

  多电压提供能力和外部器件在1.5 V、1.8 V、2.5 V或3.3 V逻辑级的接口。施密特触发器、回转速率可编程以及驱动能力可编程提高了信号完整性。

  Altera提供免费的Quartus II基础版软件,支持所有MAX II器件CONTROL ENGINEERING China版权所有,它是基于MAX II器件引脚锁定式装配和性能优化而设计的。

  3.2 EPM570T144C5

  本系统采用的切换电路逻辑相对比较简单,而所需要的GPIO较多,同时为了与SRAM及处理器电压匹配,所以选用核心电压3.3 V、144引脚(其中116个GPIO)的EPM570T144C5作为实现控制电路的CPLD。

  EPM570T144C5内部有570个逻辑单元(Logic Element),相当于440个宏单元(Macrocell),此前常用的EPM7128只有128

版权声明:版权归控制工程网所有,转载请注明出处!

频道推荐

关于我们

控制工程网 & CONTROL ENGINEERING China 全球工业控制、自动化和仪器仪表领域的先锋媒体

CE全球

联系我们

商务及广告合作
任小姐(北京)                 夏小姐(上海)
电话:010-82053688      电话:18616877918
rendongxue@cechina.cn      xiashuxian@cechina.cn
新闻投稿:王小姐

关注我们的微信

关于我们 | 网站地图 | 联系我们
© 2003-2020    经营许可编号:京ICP证120335号
公安机关备案号:110102002318  服务热线:010-82053688