用户中心

资讯 > 新品速递

MathWorks推出基于MATLAB生成HDL代码的产品

作者:www.cechina.cn2012.03.06阅读 3210

        MathWorks 近日宣布推出 HDL CoderCONTROL ENGINEERING China版权所有,该产品 支持MATLAB 自动生成 HDL 代码www.cechina.cn,允许工程师利用广泛应用的 MATLAB 语言实现 FPGA 和 ASIC 设计。MathWorks 还宣布推出了 HDL Verifier,该产品包含用于测试 FPGA 和 ASIC 设计的 FPGA 硬件在环功能。有了这两个产品,MathWorks 现在可提供利用 MATLAB 和 Simulink 进行 HDL 代码生成和验证的能力。
        MathWorks 嵌入式应用程序和认证部经理 Tom Erkkinen 说:“世界各地的工程师都在使用 MATLAB 和 Simulink 来设计系统和算法。现在,有了 HDL Coder 和 HDL Verifier,他们在开发 FPGA 和 ASIC 设计时再也不用手动编写 HDL 代码www.cechina.cn,也不再需要手写HDL测试平台了。”
        HDL Coder 利用 MATLAB 功能和 Simulink 模型生成可移植和可综合的 VHDL 和 Verilog 代码www.cechina.cn,可用于 FPGA 编程或 ASIC 原型开发和设计。因此,工程师队伍现在可以立即识别出针对硬件实现的最佳算法。Simulink 模型和所生成 HDL 代码之间的可追溯性同时也支持开发遵循 DO-254 和其他标准的高完整性应用程序。
        Xilinx 全球营销和业务发展部高级副总裁 Vin Ratford说:“HDL Coder 提供与 Xilinx ISE 设计套件的集成通道,创建了一种按钮式工作流程www.cechina.cn,这样,使用 MathWorks 产品的算法开发人员开发面向 Xilinx FPGA 的应用就更加容易了。这种集成化使得我们的共同客户能够访问大量经过Xilinx优化的IP组合,进一步提高了他们的生产率。”
        HDL Verifier 目前支持 Altera 和 Xilinx FPGA 开发板的 FPGA 硬件在环验证。HDL Verifier 提供协同仿真界面控制工程网版权所有,能将 MATLAB 和 Simulink 与 Cadence Incisive、Mentor Graphics ModelSim 以及 Questa HDL 等仿真程序联结。有了这些功能,工程师可以迅速验证 HDL 实现是否符合 MATLAB 算法和 Simulink 系统规格。
        Altera 公司产品及企业营销副总裁 Vince Hu 指出:“随着越来越多的行业采用 FPGA,
        设计师需要一种方法来弥合系统模型和 FPGA 设计之间的验证差距。HDL Verifier 将系统模型与 FPGA 结合一起,使得工程师能够使用 Altera FPGA 和 Simulink 进行 FPGA 硬件在环验证。这个工作流程缩短了验证周期,同时也帮助工程师在芯片实现方面树立了更强的信心。”


        HDL Coder:HDL Workflow Advisor 提供自定义和优化 HDL 代码的选项,并能直接从 MATLAB 中自动进行 FPGA 编程。
版权声明:版权归控制工程网所有,转载请注明出处!
联系厂商

通过本站与本文涉及的厂商 迈斯沃克软件 (北京) 有限公司 联系,本站注册会员请登录后填写更便捷。 登录注册

  • 您的姓名:
  • 单位名称:
  • 联系电话:
  • 电子邮件:
  • 我想得到贵公司详细的技术资料
  • 我想得到贵公司的价格信息
  • 我想让贵公司销售人员和我联系
  • 我想让贵公司技术支持人员和我联系
其他意向:

频道推荐

关于我们

控制工程网 & CONTROL ENGINEERING China 全球工业控制、自动化和仪器仪表领域的先锋媒体

CE全球

联系我们

商务及广告合作
任小姐(北京)                 夏小姐(上海)
电话:010-82053688      电话:18616877918
rendongxue@cechina.cn      xiashuxian@cechina.cn
新闻投稿:王小姐

关注我们的微信

关于我们 | 网站地图 | 联系我们
© 2003-2020    经营许可编号:京ICP证120335号
公安机关备案号:110102002318  服务热线:010-82053688