用户中心

资讯 > 小知识

FPGA的降压方法

2007.01.09阅读 994

  现场可编程门阵列(Field-programmable gate arrays ,FPGAs),在不同的电压下供应各种不同电路。这些电压时的工作电流在变化范围较大(通常在100 mA到20 A之间),这要看应用时相关的因素,如FPGA速度和设备的容量负载等。对于输入电源CONTROL ENGINEERING China版权所有,必须降低或进行调节,因为其比FPGA所需负载工作电压要高。
  最常用的三种FPGA电压降低配置方式,包括同步降压(synchronous buck)、非同步降压(non-synchronous buck)和线性调节(linear regulator)。选择调节器主要根据输入电压、输出电压和输出电流的综合因素。这里有一些原则可供参考:
    ■ 如果,功率消耗小于1W,使用线性调节器;
      ■如果电压的输入输出比率<2:1www.cechina.cn,输出电流小于3ACONTROL ENGINEERING China版权所有,使用非同步降压调节器;
      ■如果输入输出电压比率>2:1www.cechina.cn,输出电流大于5Awww.cechina.cn, 使用同步降压调节器。




版权声明:版权归控制工程网所有,转载请注明出处!

频道推荐

关于我们

控制工程网 & CONTROL ENGINEERING China 全球工业控制、自动化和仪器仪表领域的先锋媒体

CE全球

联系我们

商务及广告合作
任小姐(北京)                 夏小姐(上海)
电话:010-82053688      电话:18616877918
rendongxue@cechina.cn      xiashuxian@cechina.cn
新闻投稿:王小姐

关注我们的微信

关于我们 | 网站地图 | 联系我们
© 2003-2020    经营许可编号:京ICP证120335号
公安机关备案号:110102002318  服务热线:010-82053688